Detalles del Título
Detalles del Título

< Ant.
Sig. >
 
Título Diseño e implementación de un cripto-procesador asíncrono de bajo consumo basado en el algoritmo de Rijndael [Recurso electrónico]Tesis o Trabajo de grado / CD-ROM - Tesis o Trabajo de grado
Autor(es) Nieto Londoño, Rubén Darío (Autor)
Bernal Noreña, Alvaro (Director de Tesis o Trabajo de Grado)
Publicación Colombia, 2009
Descripción Física 1 CD-ROM
Idioma Español;
Clasificación(es) 004.62
Materia(s) Circuitos; circuitos criptográficos; Criptografia; Seguridad informática; Circuitos digitales; AES (Estándar de encriptación avanzada); Algoritmo de Rijndael;
Nota(s) Tesis (Doctorado en Ingeniería - Énfasis en Ingeniería Electrónica) -- Universidad del Valle. Facultad de Ingenierías, Cali, 2009

CONTENIDO: Lógica asíncrona -- Algoritmo de Rijndael -- Especificación e implementación asíncrona de las Funciones de transformación del algoritmo de Rijndael -- Implementación asíncrona del algoritmo de Rijndael
Títulos Relacionados Titulo alterno: Tesis. Univalle. Facultad de Ingenierías. Doctorado en Ingeniería. Énfasis en Ingeniería Eléctrica [recurso electrónico]
Resumen RESUMEN: Los avances en el desarrollo de herramientas de síntesis automática de circuitos asíncronos han hecho posible el diseño de sistemas con alta escala de integración. Sin embargo, la mayoría de herramientas presentan limitaciones a nivel de simulación y también a nivel de capacidades de depuración, lo cual plantea distintos desafíos y oportunidades para incursionar en la línea de investigación de circuitos asíncronos. De otro lado, diversas investigaciones han demostrado que los circuitos criptogróricos CMOS implementados con el estilo de diseño síncrono son vulnerables ante los llamados ataques de Análisis de Potencia Diferencial (DPA: Differential Power Analysis), los cuales se basan en debilidades en la implementación hardware que dan la posibilidad de realizar mediciones para filtrar ruido y explotar la relación entre el dato procesado y las corrientes de fuga asociadas. El diseño asíncrono es una línea de investigación que está siendo utilizada en la implementación de circuitos digitales de alta seguridad; una de sus cualidades es que permite mejorar la resistencia a los ataques DPA mediante la implementación de circuitos balanceados que minimizan la fuga de corriente. Son pocos los reportes de resultados de implementaciones asíncronas del Estándar de Encriptación Avanzada (AES: Advanced Encryption Standard), también conocido algoritmo de Rijndael. Estos reportes solo mencionan resultados de desempeño de implementaciones sobre ASICs (Application Specific Integrated Circuits). Hasta el momento no se han encontrado reportes de implementaciones asíncronas sobre FPGAs (Field Programmable Gate Arrays) del algoritmo AES completo, ni de bloques individuales del mismo. Esta tesis está dirigida a lograr la síntesis e implementación asíncrona del algoritmo de Rijndael, usando para ello la integración entre la herramienta de especificación y síntesis asíncrona llamada Balsa y la plataforma de desarrollo para FPGAs Xilinx ISE 9.2i. El algoritmo está implementado con base en bloques funcionales que han utilizado arquitecturas optimizadas a nivel de circuito lógico. Este trabajo también hace una evaluación de la integración entre las herramientas de diseño con base en el análisis de los resultados de síntesis de especificaciones asíncronas sobre FPGAs.
Disponibilidad
CodBarras Localización Estante Signatura Estado Categoría
0415752Biblioteca Mario Carvajal - Melendez - CaliMediateca Estudiantes - Biblioteca Mario Carvajal9703 N677DisponibleTesis